

# Processeurs Multi-média Vectorisation, instructions SSE, SSE2, ... AVX

## Support de cours IAI3

D.Chillet

Daniel.Chillet@enssat.fr http://cairn.enssat.fr







### □ Limite des processeurs

➤ Calculs sur des vecteurs réalisés par des boucles

$$>> Z = X + V$$

for ( i = 0 ; i < 4 ; i++) {
 Z[i] = X[i] + V[i];
}

$$\begin{bmatrix} Z_0 \\ Z_1 \\ Z_2 \\ Z_3 \end{bmatrix} = \begin{bmatrix} X_0 \\ X_1 \\ X_2 \\ X_3 \end{bmatrix} + \begin{bmatrix} V_0 \\ V_1 \\ V_2 \\ V_3 \end{bmatrix}$$

$$X_{0}$$
+
 $V_{0}$ 
=
 $Z_{0} = X_{0} + V_{0}$ 



### □ Limite des processeurs, suite



#### Introduction des instructions vectorielles

- > MMX, 1997, Intel MultiMedia eXtensions
  - ♦ 8 registres 64 bits (partagés avec l'unité flottante)
  - ◆ 57 instructions spécifiques pour manipuler des vecteurs
  - Manipulation d'entiers uniquement
- >> SSE, 1999, Intel Streaming SIMD Extensions
  - ♦ Évolutions SSE2, SSE3, SSE4
    - SSE(N) = SSE(N-1) + nouvelles instructions
  - ♦ 8 registres 128 bits pour IA32
  - ◆ 16 registres 128 bits pour IA64
- > AVX, 2008, Intel Advanced Vector eXtension
  - ◆ Les registres passent à 256 bits
- >> AVX2, 2011, Intel
  - ♦ Evolution de l'AVX
- >> AVX2, 2013, Intel
  - ♦ Registres passent à 512 bits



# □ Types de données manipulés avec SSE

>\_\_m128 : 4 floats

>\_\_m128d : 2 doubles

> \_\_m128i : entiers





#### □ Code SSE, addition float





### □ Code SSE, addition double





#### □ Différences SSE versus AVX

➤ Cas du type double



= 2 opérations simultanées



= 4 opérations simultanées



### □ Code AVX, addition float





#### □ Code AVX, addition float





## □ Banques de registres

## Intel SIMD Registers (AVX-512)



x64 AVX-512 register scheme as extension from the x64 AVX (YMM0-YMM15) and x64 SSE (XMM0-XMM15) registers

| AWW15) registers |         |       |  |  |  |  |  |  |  |
|------------------|---------|-------|--|--|--|--|--|--|--|
| 511 256          | 255 128 | 127 0 |  |  |  |  |  |  |  |
| ZMM0             | YMM0    | XMM0  |  |  |  |  |  |  |  |
| ZMM1             | YMM1    | XMM1  |  |  |  |  |  |  |  |
| ZMM2             | YMM2    | XMM2  |  |  |  |  |  |  |  |
| ZMM3             | YMM3    | XMM3  |  |  |  |  |  |  |  |
| ZMM4             | YMM4    | XMM4  |  |  |  |  |  |  |  |
| ZMM5             | YMM5    | XMM5  |  |  |  |  |  |  |  |
| ZMM6             | YMM6    | XMM6  |  |  |  |  |  |  |  |
| ZMM7             | YMM7    | XMM7  |  |  |  |  |  |  |  |
| ZMM8             | YMM8    | XMM8  |  |  |  |  |  |  |  |
| ZMM9             | YMM9    | XMM9  |  |  |  |  |  |  |  |
| ZMM10            | YMM10   | XMM10 |  |  |  |  |  |  |  |
| ZMM11            | YMM11   | XMM11 |  |  |  |  |  |  |  |
| ZMM12            | YMM12   | XMM12 |  |  |  |  |  |  |  |
| ZMM13            | YMM13   | XMM13 |  |  |  |  |  |  |  |
| ZMM14            | YMM14   | XMM14 |  |  |  |  |  |  |  |
| ZMM15            | YMM15   | XMM15 |  |  |  |  |  |  |  |
| ZMM16            | YMM16   | XMM16 |  |  |  |  |  |  |  |
| ZMM17            | YMM17   | XMM17 |  |  |  |  |  |  |  |
| ZMM18            | YMM18   | XMM18 |  |  |  |  |  |  |  |
| ZMM19            | YMM19   | XMM19 |  |  |  |  |  |  |  |
| ZMM20            | YMM20   | XMM20 |  |  |  |  |  |  |  |
| ZMM21            | YMM21   | XMM21 |  |  |  |  |  |  |  |
| ZMM22            | YMM22   | XMM22 |  |  |  |  |  |  |  |
| ZMM23            | YMM23   | XMM23 |  |  |  |  |  |  |  |
| ZMM24            | YMM24   | XMM24 |  |  |  |  |  |  |  |
| ZMM25            | YMM25   | XMM25 |  |  |  |  |  |  |  |
| ZMM26            | YMM26   | XMM26 |  |  |  |  |  |  |  |
| ZMM27            | YMM27   | XMM27 |  |  |  |  |  |  |  |
| ZMM28            | YMM28   | XMM28 |  |  |  |  |  |  |  |
| ZMM29            | YMM29   | XMM29 |  |  |  |  |  |  |  |
| ZMM30            | YMM30   | XMM30 |  |  |  |  |  |  |  |
| ZMM31            | YMM31   | XMM31 |  |  |  |  |  |  |  |
|                  |         |       |  |  |  |  |  |  |  |



#### □ Différences SSE versus AVX

- >> SSE types => \_\_m128 float, \_\_m128d double, \_\_m128i integer
- >> AVX types => \_\_m256 float, \_\_m256d double, \_\_m256i integer

#### SSE Data Types (16 XMM Registers)



#### AVX Data Types (16 YMM Registers)



\_\_mm256i 256-bit Integer registers. It behaves similarly to \_\_m128i.Out of scope in AVX, useful on AVX2



## Compatibilité type de données

#### Types de données manipulées par les instructions vectorielles

|       | MMX                        | SSE           | SSE2                         | AVX           | AVX2                            | AVX-512                         |
|-------|----------------------------|---------------|------------------------------|---------------|---------------------------------|---------------------------------|
| m64   | Entiers 16,32<br>et 64bits |               |                              |               |                                 |                                 |
| m128  |                            | Réels 32 bits |                              |               |                                 |                                 |
| m128i |                            |               | Entiers 16, 32<br>et 64 bits |               |                                 |                                 |
| m128d |                            |               | Réels 64 bits                |               |                                 |                                 |
| m256  |                            |               |                              | Réels 32 bits |                                 |                                 |
| m256i |                            |               |                              |               | Entiers 8, 16,<br>32 et 64 bits |                                 |
| m256d |                            |               |                              | Réels 64 bits |                                 |                                 |
| m512  |                            |               |                              |               |                                 | Réels 32 bits                   |
| m512i |                            |               |                              |               |                                 | Entiers 8, 16,<br>32 et 64 bits |
| m512d |                            |               |                              |               |                                 | Réels 64 bits                   |

indisponible

disponible



#### □ Format des instructions

- >> \_mm\_{operation}{alignement}\_{dataorganization}{datatype}(...)
- ➤ Exemple
  - m128 C = \_mm\_add\_ps(\_\_m128 A, \_\_m128 B)
- ➤ Syntaxe
  - ♦ s (single) : flottant simple précision (32bits)
  - ♦ d (double) : flottant double précision (64bits)
  - ♦ i... (integer) : entier
  - p (packed) : contigus
  - u (unaligned) : données non alignées en mémoire
  - ◆ I (low) / h (high) : bits de poids faible / fort
  - ♦ r (reversed) : dans l'ordre inverse



#### □ Format des instructions



### Additions grands vecteurs

> Avec SSE et sur des floats 32 bits

```
float V1[1000];
float V2[1000];
float V3[1000];

__m128 VSSE1;
__m128 VSSE2;
__m128 VSSE3;

for (i=0 ; i < 1000 ; i = i + 4) {
        VSSE1 = _mm_load_ps(&V1[i]);
        VSSE2 = _mm_load_ps(&V2[i]);
        VSSE3 = _mm_add_ps(VSSE1, VSSE2);
        _mm_store_ps(&V3[i], VSSE3);
}</pre>
```



## Compilation

- **≫Pour SSE** 
  - ♦ G++ fichier.c
- **>>Pour AVX** 
  - ♦ G++ fichier.c -mavx
- **>>Pour AVX2** 
  - ♦ G++ fichier.c –mavx2

#### □ Quels fichiers include ?

- >>SSE: xmmintrin.h
- >>SSE2 : emmintrin.h
- >>SSE3 : pmmintrin.h
- >>SSSE3: tmmintrin.h
- >>SSE4.1 : smmintrin.h



## Quelles extensions dans votre processeur ?

➤Linux:cat /proc/cpuinfo

➤ Macosx: sysctl machdep.cpu

➤Windows:?

- ◆ machdep.cpu.features: FPU VME DE PSE TSC MSR PAE MCE CX8 APIC SEP MTRR PGE MCA CMOV PAT PSE36 CLFSH DS ACPI MMX FXSR SSE SSE2 SS HTT TM PBE SSE3 PCLMULQDQ DTES64 MON DSCPL VMX SMX EST TM2 SSSE3 FMA CX16 TPR PDCM SSE4.1 SSE4.2 x2APIC MOVBE POPCNT AES PCID XSAVE OSXSAVE SEGLIM64 TSCTMR AVX1.0 RDRAND F16C
- ◆ machdep.cpu.leaf7\_features: RDWRFSGS TSC\_THREAD\_OFFSET SGX BMI1 HLE AVX2 SMEP BMI2 ERMS INVPCID RTM FPU\_CSDS MPX RDSEED ADX SMAP CLFSOPT IPT MDCLEAR TSXFA IBRS STIBP L1DF SSBD